ADI探讨:增益规格为何如此不对称

发布时间:2016-03-09 16:23

一些工程师在设计过程中往往会问:“为什么ADC额定最小和最大增益误差的差异如此之大?在此亞德諾(adi代理)半导体将针对该问题进行深入探讨并给予解答。

影响增益误差的因素有很多,包括参考电压、基准电压缓冲器增益误差、通道ADC渠道之间的偏差,但头号因素却是真正的标称输入范围与额定标称输入范围不一致。这听起来可能有些荒谬,但也有一些合理的理由。用户可能永远不会想到的一个原因是,目标输入范围往往是在设计或ADC之前设置的决心,因为该设备可能与另一个设备的功能或销兼容兼容。最小/最大增益规格为–10/0%FS的器件就是这种情况,其设计必须与原先的设计功能相容,而后者指定2-Vp-p输入范围,最小/最大增益范围为–4.2/+4.2%。

如果ADC增益变化信号链是非常重要的,我建议重新定义名义输入范围,使其位于分布的中心。对于–10/0%FS器件,只需将标称输入范围调低5%,即设置为1.9Vp-p。希望以上有助于澄清混乱。

上一篇:没有了 下一篇:用IC有利于移动设备供电